高速數(shù)據(jù)采集存儲(chǔ)板卡設(shè)計(jì)

介紹所設(shè)計(jì)的高速數(shù)據(jù)采集高速,、大容量存儲(chǔ)卡和系統(tǒng)實(shí)現(xiàn)方案,。A/D采集采用8位的1 GHz A/D轉(zhuǎn)換芯片,高速大容量存儲(chǔ)采用固態(tài)存儲(chǔ)芯片F(xiàn)LASH(閃存)為存儲(chǔ)介質(zhì),FPGA(現(xiàn)場(chǎng)可編程門陣列)為存儲(chǔ)陣列的控制核心,針對(duì)來(lái)自A/D的高速數(shù)據(jù),引入多級(jí)流水和冗余校驗(yàn)技術(shù),能夠屏蔽FLASH的壞塊。實(shí)現(xiàn)了用高密度,、相對(duì)低速的FLASH存儲(chǔ)器對(duì)高速實(shí)時(shí)數(shù)據(jù)的可靠存儲(chǔ)。另外,通過(guò)的橋接芯片PCI9656,可以很方便地實(shí)現(xiàn)同主機(jī)的高速的數(shù)據(jù)通信。